Please use this identifier to cite or link to this item:
http://www.dspace.espol.edu.ec/handle/123456789/17166
Title: | Simulación e implementación en FPGA de un esquema de codificación del canal sujeto al estandar de Wimax |
Authors: | Estrada, Rebeca, Directora Marzo Icaza, Jose |
Issue Date: | 2009 |
Publisher: | ESPOL. FIEC |
Citation: | Marzo, J. (2009). Proyecto Simulación e implementación en FPGA de un esquema de codificación del canal sujeto al estandar de Wimax [Tesis de Grado]. Escuela Superior Politécnica del Litoral. FIEC, Guayaquil. 145p. |
Abstract: | El presente trabajo describe el diseño, simulación e implementación en una FPGA de un Codificador de Canal para Wimax, enfocándose en el estándar IEEE 802.16-2004 el cual representa la implementación fija y forma parte de la investigación en el campo de redes de acceso fijo inalámbrico de banda ancha sin línea de vista. El trabajo presenta las principales características usadas en Wimax para la transmisión y recepción además del funcionamiento de cada uno de los bloques usados para la corrección de errores. Este proyecto presenta una implementación en FPGA usando diseño basado en modelo, usando el software System Generator junto a Matlab y Simulink, para poder obtener los datos que nos permitan comprobar el funcionamiento del diseño propuesto de acuerdo a las especificaciones del estándar de Wimax y además analizar la capacidad de corrección de errores del sistema. |
URI: | http://www.dspace.espol.edu.ec/handle/123456789/17166 |
Appears in Collections: | Tesis de Telecomunicaciones |
Files in This Item:
File | Size | Format | |
---|---|---|---|
T-83595 MARZO ICAZA.pdf | 2.97 MB | Adobe PDF | View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.