DSpace Repository

Simulación e implementación en FPGA de un esquema de codificación del canal sujeto al estandar de Wimax

Show simple item record

dc.contributor.advisor Estrada, Rebeca, Directora
dc.contributor.author Marzo Icaza, Jose
dc.creator ESPOL. FIEC
dc.date.accessioned 2011-10-03
dc.date.available 2011-10-03
dc.date.issued 2009
dc.identifier.citation Marzo, J. (2009). Proyecto Simulación e implementación en FPGA de un esquema de codificación del canal sujeto al estandar de Wimax [Tesis de Grado]. Escuela Superior Politécnica del Litoral. FIEC, Guayaquil. 145p.
dc.identifier.uri http://www.dspace.espol.edu.ec/handle/123456789/17166
dc.description.abstract El presente trabajo describe el diseño, simulación e implementación en una FPGA de un Codificador de Canal para Wimax, enfocándose en el estándar IEEE 802.16-2004 el cual representa la implementación fija y forma parte de la investigación en el campo de redes de acceso fijo inalámbrico de banda ancha sin línea de vista. El trabajo presenta las principales características usadas en Wimax para la transmisión y recepción además del funcionamiento de cada uno de los bloques usados para la corrección de errores. Este proyecto presenta una implementación en FPGA usando diseño basado en modelo, usando el software System Generator junto a Matlab y Simulink, para poder obtener los datos que nos permitan comprobar el funcionamiento del diseño propuesto de acuerdo a las especificaciones del estándar de Wimax y además analizar la capacidad de corrección de errores del sistema. en
dc.language.iso spa en
dc.publisher ESPOL. FIEC
dc.rights openAccess
dc.title Simulación e implementación en FPGA de un esquema de codificación del canal sujeto al estandar de Wimax en
dc.type bachelorThesis en


Files in this item

This item appears in the following Collection(s)

Show simple item record

Search DSpace


Advanced Search

Browse

My Account