Mostrar el registro sencillo del ítem
dc.contributor.advisor | Ponguillo Intriago, Ronald Alberto, Director | |
dc.contributor.author | Ruiz Betancourt, Maritza Fernanda | |
dc.contributor.author | Valverde Spencer, Genaro Enrique | |
dc.creator | Espol. FIEC | |
dc.date.accessioned | 2019-05-07T18:43:40Z | |
dc.date.available | 2019-05-07T18:43:40Z | |
dc.date.issued | 2013 | |
dc.identifier.citation | Ruiz, M; Valverde, G. (2013). Osciloscopio basado en NIOS II [Tesis de Grado]. Escuela Superior Politécnica del Litoral, Guayaquil. | |
dc.identifier.uri | http://www.dspace.espol.edu.ec/xmlui/handle/123456789/46835 | |
dc.description | El presente proyecto consiste en la implementación de un Osciloscopio, mediante el uso del núcleo NIOS II de Altera que permite implementar un computador embebido en un FPGA. Una de las principales características del procesador NIOS II es que su lógica puede ser programada en lenguaje C/ C++ mediante el uso del software NIOS II IDE, esto permite que el diseño sea comprendido y mejorado con facilidad. Para el desarrollo del proyecto se utilizó la tarjeta DE 2 de Altera, que posee un FPGA CYCLONE II que es compatible con el sistema NIOS II. | |
dc.format | application/pdf | |
dc.format.extent | 74 | |
dc.language.iso | spa | |
dc.publisher | Espol | |
dc.rights | openAccess | |
dc.subject | MICROPROCESADORES | |
dc.subject | OSCILOSCOPIOS | |
dc.subject | PLATAFORMA NIOS II | |
dc.title | Osciloscopio basado en NIOS II | |
dc.type | bachelorThesis | |
dc.identifier.codigoespol | D-83225 | |
dc.description.city | Guayaquil | |
dc.description.degree | Ingeniero en Electrónica y Telecomunicaciones |