Please use this identifier to cite or link to this item:
http://www.dspace.espol.edu.ec/handle/123456789/61796
Title: | Diseño e implementación en Software y en Hardware de un decodificador Viterbi para el estándar IEEE802. 11a WLAN |
Authors: | Vargas, Pedro, Director Villafuerte Calderón, Ricardo Oñate Malo, Luis Ramírez Cely, Nury |
Keywords: | Comunicaciones Inalámbricas Decodificador Viterbi |
Issue Date: | 2007 |
Publisher: | ESPOL. FIEC: Electrónica |
Citation: | Villafuerte Calderón, R., Oñate Malo, L. y Ramírez Cely, N. (2007). Diseño e implementación en Software y en Hardware de un decodificador Viterbi para el estándar IEEE802. 11a WLAN. [Tesis.]. ESPOL. FIEC: Electrónica . |
Description: | Trabajo que propone dos implementaciones del decodificador viterbi, en hardware y software. La implementación del hardware se realizó sobre un fpga por medio del lenguaje de descripción de hardware vhdl. La implementación en software uso como plataforma el procesador mips, el cual también fue implementado sobre un fpga. Además, se describe la implementación del lenguaje c de un canal inalámbrico con codificación de canal parametrizable. La función que corresponde al decodificador de viterbi dentro de este modelo, sirve como código fuente para generar las instrucciones ejecutadas en el procesador mips. |
metadata.dc.description.abstractenglish: | XXX |
URI: | http://www.dspace.espol.edu.ec/handle/123456789/61796 |
metadata.dc.identifier.codigoproyectointegrador: | ESC2047 |
Appears in Collections: | Tesis de Grado - FIEC |
Files in This Item:
File | Size | Format | |
---|---|---|---|
T-36121 VILLAFUERTE-OÑATE-RAMIREZ.pdf | 41.51 MB | Adobe PDF | View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.