Por favor, use este identificador para citar o enlazar este ítem: http://www.dspace.espol.edu.ec/handle/123456789/61796
Título : Diseño e implementación en Software y en Hardware de un decodificador Viterbi para el estándar IEEE802. 11a WLAN
Autor : Vargas, Pedro, Director
Villafuerte Calderón, Ricardo
Oñate Malo, Luis
Ramírez Cely, Nury
Palabras clave : Comunicaciones Inalámbricas
Decodificador Viterbi
Fecha de publicación : 2007
Editorial : ESPOL. FIEC: Electrónica
Citación : Villafuerte Calderón, R., Oñate Malo, L. y Ramírez Cely, N. (2007). Diseño e implementación en Software y en Hardware de un decodificador Viterbi para el estándar IEEE802. 11a WLAN. [Tesis.]. ESPOL. FIEC: Electrónica .
Descripción : Trabajo que propone dos implementaciones del decodificador viterbi, en hardware y software. La implementación del hardware se realizó sobre un fpga por medio del lenguaje de descripción de hardware vhdl. La implementación en software uso como plataforma el procesador mips, el cual también fue implementado sobre un fpga. Además, se describe la implementación del lenguaje c de un canal inalámbrico con codificación de canal parametrizable. La función que corresponde al decodificador de viterbi dentro de este modelo, sirve como código fuente para generar las instrucciones ejecutadas en el procesador mips.
metadata.dc.description.abstractenglish: XXX
URI : http://www.dspace.espol.edu.ec/handle/123456789/61796
metadata.dc.identifier.codigoproyectointegrador: ESC2047
Aparece en las colecciones: Tesis de Grado - FIEC

Ficheros en este ítem:
Fichero Tamaño Formato  
T-36121 VILLAFUERTE-OÑATE-RAMIREZ.pdf41.51 MBAdobe PDFVisualizar/Abrir


Los ítems de DSpace están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.