Please use this identifier to cite or link to this item:
http://www.dspace.espol.edu.ec/handle/123456789/17054
Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.author | Manzano, Renato | - |
dc.contributor.author | Pérez, Mónica | - |
dc.contributor.author | Ponguillo, Ronald | - |
dc.date.accessioned | 2011-09-14 | - |
dc.date.available | 2011-09-14 | - |
dc.date.issued | 2011-09-14 | - |
dc.identifier.uri | http://www.dspace.espol.edu.ec/handle/123456789/17054 | - |
dc.description.abstract | El presente trabajo es el desarrollo de un IPCORE I2C sencillo aplicado para el control y monitoreo de un dispositivo ESCLAVO RTC (Real Time Clock) y un dispositivo MAESTRO alojado en un FPGA de Altera. Nuestra aplicación está desarrollada en dos tarjetas, una en la que está nuestro dispositivo ESCLAVO I2C (RTC) y la otra tarjeta será la DE2 de ALTERA en la que estará nuestro MAESTRO; conectadas a través de los puertos de entrada/salida de propósito general. En esta aplicación el usuario podrá setear todos los parámetros del reloj calendario como segundos, minutos, horas, día, fecha, mes y año a través de botoneras montadas en la tarjeta DE2 y visualizadas en un Display también ubicadas en la misma tarjeta. | en |
dc.language.iso | spa | en |
dc.rights | openAccess | - |
dc.subject | IPCORE | en |
dc.subject | RTC | en |
dc.subject | FPGA | en |
dc.subject | DE2 | en |
dc.subject | ALTERA | en |
dc.title | Diseño de un modulo de propiedad intelectual basado en fpga para el manejo del bus i2c | en |
Appears in Collections: | Artículos de Tesis de Grado - FIEC |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
IPCORE_FPGA_I2C.pdf | 383.41 kB | Adobe PDF | View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.