Please use this identifier to cite or link to this item: http://www.dspace.espol.edu.ec/handle/123456789/21484
Full metadata record
DC FieldValueLanguage
dc.contributor.authorContreras Urgiles, Marlon-
dc.contributor.authorAyala Rocafuerte, Arturo-
dc.contributor.authorValdivieso, Carlos-
dc.date.accessioned2013-01-03-
dc.date.available2013-01-03-
dc.date.issued2013-01-03-
dc.identifier.urihttp://www.dspace.espol.edu.ec/handle/123456789/21484-
dc.description.abstractEl presente proyecto tiene como finalidad la elaboración e implementación de una plataforma de trabajo con el KIT AVR Butterfly de Atmel, para que en ella podamos montar, probar y corregir una amplia variedad de ejercicios que cubran todas o la mayoría de las capacidades que poseen los microcontroladores de Atmel, en este caso el Atmega169 que es el microcontrolador en el cual se sustenta el AVR Butterfly. Nuestro proyecto se basa en los Puerto Entrada – Salida y Tri-state del Atmega169 por lo que se desarrollaron cinco ejercicios que muestran como podemos configurar y utilizar de diversas formas las capacidades de los Puertos I/O que posee Atmel con sus microcontroladores AVR. Además en los primeros capítulos realizamos una revisión de dos de las más importantes empresas fabricantes de microcontroladores como son Intel y Microchip, en lo concerniente a la arquitectura y manejo de sus puertos de Entrada – Salida. Posteriormente se presenta una completa guía de características y programación del Kit AVR Butterfly, así como también el manejo y utilización de las herramientas de software proporcionadas por Atmel en esta caso el IDE AVR Studio 4 y para la simulación de la circuitería electrónica y microcontroladores en software independiente de simulación PROTEUS.en
dc.language.isospaen
dc.rightsopenAccess-
dc.subjectAVR BUTTERFLYen
dc.subjectATMEGA169en
dc.subjectTRI-STATEen
dc.subjectAVR STUDIO 4en
dc.subjectPROTEUSen
dc.titleDiseño de plataforma de trabajo para microcontroladores atmel con visualización de salidas en tercer estado (tri-state) para probar su arquitectura con elementos de entrada y salidaen
Appears in Collections:Artículos de Tesis de Grado - FIEC

Files in This Item:
File Description SizeFormat 
Paper Tesina de Seminario revisado.pdf707.9 kBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.