Please use this identifier to cite or link to this item:
http://www.dspace.espol.edu.ec/handle/123456789/25365
Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.author | Valverde Spencer, Genaro Enrique | - |
dc.contributor.author | Ruiz Betancourt, Maritza Fernanda | - |
dc.contributor.author | Ponguillo Intriago, Ronald | - |
dc.date.accessioned | 2014-05-26 | - |
dc.date.available | 2014-05-26 | - |
dc.date.issued | 2014-05-26 | - |
dc.identifier.uri | http://www.dspace.espol.edu.ec/handle/123456789/25365 | - |
dc.description | El presente proyecto consiste en la implementación de un Osciloscopio, mediante el uso del núcleo NIOS II de Altera que permite implementar un computador embebido en un FPGA. Una de las principales características del procesador NIOS II es que su lógica puede ser programada en lenguaje C/ C++ mediante el uso del software NIOS II IDE, esto permite que el diseño sea comprendido y mejorado con facilidad. Para el desarrollo del proyecto se utilizó la tarjeta DE 2 de Altera, que posee un FPGA CYCLONE II que es compatible con el sistema NIOS II. Para la realización del Osciloscopio utilizamos 3 etapas: acoplamiento de la señal de entrada, conversión Analógica Digital (ADC por sus siglas en ingles) y procesamiento digital de la señal (DSP por sus siglas en inglés). En la primera etapa la señal es amplificada y acoplada para su posterior conversión digital en la segunda etapa. Finalmente esta la etapa DSP que es el corazón del sistema y cumple las siguientes funciones: interpretación de las directivas de control en la interface de usuario, control de las etapas de acoplamiento y ADC, procesamiento de la señal digital recibida por la etapa ADC, impresión final en formato VGA. | es |
dc.description.abstract | This project involves the implementation of an oscilloscope, using the NIOS II Altera core which allows to implement a embedded computer in a FPGA. One of the main features of the NIOS II processor is that it’s logic can be programmed using C/C++ with NIOS II IDE software, which allows to easily understand and improve the design. We used DE 2 Altera board for the development of our project, which has a CYCLONE II FPGA that is compatible with NIOS II. To implement the oscilloscope we use 3 stages: coupling of the input signal, Analog Digital Conversion (ADC) and digital signal processing (DSP). In the first stage the signal is amplified and coupled for subsequent digital conversion of the second stage. Finally, the DSP stage is the core system which performs the following functions: interpretation of the control directives done by the user interface, control of the coupling and ADC stages, digital signal processing received by the ADC stage, final printing in VGA format. | es |
dc.language.iso | spa | es |
dc.rights | openAccess | - |
dc.subject | OSCILOSCOPIO | es |
dc.subject | NIOS, | es |
dc.subject | FPGA | es |
dc.subject | ADC | es |
dc.title | Osciloscopio basado en nios ii | es |
dc.type | Article | es |
Appears in Collections: | Artículos de Tesis de Grado - FIEC |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
Resumen de Tesis MRuiz y GValverde, director de tesis Msig. Ronald Ponguillo i. 01 nov 2013.pdf | 333.35 kB | Adobe PDF | View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.