Please use this identifier to cite or link to this item: http://www.dspace.espol.edu.ec/handle/123456789/38556
Full metadata record
DC FieldValueLanguage
dc.contributor.advisorAgila Galvez, Wilton Edixon, Director-
dc.contributor.advisorPonguillo Intriago, Ronald Alberto-
dc.contributor.authorArcentales Dueñas, Víctor Alberto-
dc.creatorESPOL. FIEC-
dc.date.accessioned2017-05-05T18:58:01Z-
dc.date.available2017-05-05T18:58:01Z-
dc.date.issued2016-
dc.identifier.citationArcentales Dueñas, Víctor Alberto (2016). Diseño de prácticas para el aprendizaje de sistemas embebidos basados en el procesador Nios® II utilizando herramientas de Quartus II y la tarjeta DE0-Nano. Trabajo final para la obtención del título: Ingeniero en Electricidad Especialización Electrónica y Automatización Industrial. ESPOL. FIEC, Guayaquil. 197p.-
dc.identifier.urihttp://www.dspace.espol.edu.ec/xmlui/handle/123456789/38556-
dc.descriptionEl presente proyecto pretende ofrecer una guía para el aprendizaje de sistemas embebidos basándose en el procesador nios II con el que cuenta la FPGA de la DE0-Nano mediante el uso de los chips integrados en esta tarjeta de desarrollo y más aún, establecer una base sobre la cual los estudiantes de pregrado puedan elaborar proyectos en esta temática de alcances similares a los que se lleva acabo en universidades de todo el mundo. La metodología de aprendizaje de la presente propuesta esta basada en el desarrollo de seis prácticas, mediante las cuales se adquieren los conocimientos de los principios básicos del desarrollo de sistemas embebidos sobre el procesador Nios II, se aprende el acceso a registros de memoria que se les asigna a los componentes en la etapa de creación de hardware y al uso de periféricos propios de la tarjeta o externos.-
dc.formatapplication/pdf-
dc.format.extent197-
dc.language.isospa-
dc.publisherESPOL. FIEC-
dc.rightsopenAccess-
dc.subjectPROCESADOR NIOS-
dc.subjectQUARTUS-
dc.subjectTARJETA DE0-NANO-
dc.titleDiseño de prácticas para el aprendizaje de sistemas embebidos basados en el procesador Nios® II utilizando herramientas de Quartus II y la tarjeta DE0-Nano-
dc.typebachelorThesis-
dc.identifier.codigoespolT-103321-
dc.description.cityGuayaquil-
dc.description.degreeIngeniero en Electricidad Especialización Electrónica y Automatización Industrial-
Appears in Collections:Tesis de Electrónica y Automatización

Files in This Item:
File SizeFormat 
T-103321 ARCENTALES DUEÑAS.pdf8.96 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.