Por favor, use este identificador para citar o enlazar este ítem: http://www.dspace.espol.edu.ec/handle/123456789/46835
Registro completo de metadatos
Campo DC Valor Lengua/Idioma
dc.contributor.advisorPonguillo Intriago, Ronald Alberto, Director-
dc.contributor.authorRuiz Betancourt, Maritza Fernanda-
dc.contributor.authorValverde Spencer, Genaro Enrique-
dc.creatorESPOL. FIEC-
dc.date.accessioned2019-05-07T18:43:40Z-
dc.date.available2019-05-07T18:43:40Z-
dc.date.issued2013-
dc.identifier.citationRuiz, M; Valverde, G. (2013). Osciloscopio basado en NIOS II [Tesis de Grado]. Escuela Superior Politécnica del Litoral. FIEC, Guayaquil. 74p.-
dc.identifier.urihttp://www.dspace.espol.edu.ec/xmlui/handle/123456789/46835-
dc.descriptionEl presente proyecto consiste en la implementación de un Osciloscopio, mediante el uso del núcleo NIOS II de Altera que permite implementar un computador embebido en un FPGA. Una de las principales características del procesador NIOS II es que su lógica puede ser programada en lenguaje C/ C++ mediante el uso del software NIOS II IDE, esto permite que el diseño sea comprendido y mejorado con facilidad. Para el desarrollo del proyecto se utilizó la tarjeta DE 2 de Altera, que posee un FPGA CYCLONE II que es compatible con el sistema NIOS II.-
dc.formatapplication/pdf-
dc.format.extent74-
dc.language.isospa-
dc.publisherESPOL. FIEC-
dc.rightsopenAccess-
dc.subjectMICROPROCESADORES-
dc.subjectOSCILOSCOPIOS-
dc.subjectPLATAFORMA NIOS II-
dc.titleOsciloscopio basado en NIOS II-
dc.typebachelorThesis-
dc.identifier.codigoespolD-83225-
dc.description.cityGuayaquil-
dc.description.degreeIngeniero en Electrónica y Telecomunicaciones-
Aparece en las colecciones: Tesis de Telecomunicaciones

Ficheros en este ítem:
Fichero Tamaño Formato  
T-83225 RUIZ-VALVERDE.pdf5.52 MBAdobe PDFVisualizar/Abrir


Los ítems de DSpace están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.