Please use this identifier to cite or link to this item: http://www.dspace.espol.edu.ec/handle/123456789/46835
Full metadata record
DC FieldValueLanguage
dc.contributor.advisorPonguillo Intriago, Ronald Alberto, Director-
dc.contributor.authorRuiz Betancourt, Maritza Fernanda-
dc.contributor.authorValverde Spencer, Genaro Enrique-
dc.creatorEspol. FIEC-
dc.date.accessioned2019-05-07T18:43:40Z-
dc.date.available2019-05-07T18:43:40Z-
dc.date.issued2013-
dc.identifier.citationRuiz, M; Valverde, G. (2013). Osciloscopio basado en NIOS II [Tesis de Grado]. Escuela Superior Politécnica del Litoral, Guayaquil.-
dc.identifier.urihttp://www.dspace.espol.edu.ec/xmlui/handle/123456789/46835-
dc.descriptionEl presente proyecto consiste en la implementación de un Osciloscopio, mediante el uso del núcleo NIOS II de Altera que permite implementar un computador embebido en un FPGA. Una de las principales características del procesador NIOS II es que su lógica puede ser programada en lenguaje C/ C++ mediante el uso del software NIOS II IDE, esto permite que el diseño sea comprendido y mejorado con facilidad. Para el desarrollo del proyecto se utilizó la tarjeta DE 2 de Altera, que posee un FPGA CYCLONE II que es compatible con el sistema NIOS II.-
dc.formatapplication/pdf-
dc.format.extent74-
dc.language.isospa-
dc.publisherEspol-
dc.rightsopenAccess-
dc.subjectMICROPROCESADORES-
dc.subjectOSCILOSCOPIOS-
dc.subjectPLATAFORMA NIOS II-
dc.titleOsciloscopio basado en NIOS II-
dc.typebachelorThesis-
dc.identifier.codigoespolD-83225-
dc.description.cityGuayaquil-
dc.description.degreeIngeniero en Electrónica y Telecomunicaciones-
Appears in Collections:Tesis de Electrónica y Automatización

Files in This Item:
File SizeFormat 
D-83225.pdf5.43 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.