Please use this identifier to cite or link to this item: http://www.dspace.espol.edu.ec/handle/123456789/65003
Title: Diseño e implementación en Software y en Hardware de un decodificador Viterbi para el estándar IEEE802. 11a WLAN TESIS MATERIAL IMPRESO TEXTUAL
Keywords: Comunicaciones Inalámbricas
Decodificador Viterbi
Publisher: Ecuador ESPOL. FIEC: Electrónica
Guayaquil
Description: Trabajo que propone dos implementaciones del decodificador viterbi, en hardware y software. La implementación del hardware se realizó sobre un fpga por medio del lenguaje de descripción de hardware vhdl. La implementación en software uso como plataforma el procesador mips, el cual también fue implementado sobre un fpga. Además, se describe la implementación del lenguaje c de un canal inalámbrico con codificación de canal parametrizable. La función que corresponde al decodificador de viterbi dentro de este modelo, sirve como código fuente para generar las instrucciones ejecutadas en el procesador mips.
Tesis.
Trabajo que propone dos implementaciones del decodificador viterbi, en hardware y software. La implementación del hardware se realizó sobre un fpga por medio del lenguaje de descripción de hardware vhdl. La implementación en software uso como plataforma el procesador mips, el cual también fue implementado sobre un fpga. Además, se describe la implementación del lenguaje c de un canal inalámbrico con codificación de canal parametrizable. La función que corresponde al decodificador de viterbi dentro de este modelo, sirve como código fuente para generar las instrucciones ejecutadas en el procesador mips.
URI: http://www.dspace.espol.edu.ec/handle/123456789/65003
Other Identifiers: http://www.dspace.espol.edu.ec/handle/123456789/61796
Appears in Collections:Colección KOHA

Files in This Item:
There are no files associated with this item.


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.