Por favor, use este identificador para citar o enlazar este ítem:
http://www.dspace.espol.edu.ec/handle/123456789/46129
Título : | Implementación de la transformada rápida de Fourier con NIOS II y presentación de la misma en monitor VGA |
Autor : | Ponguillo Intriago, Ronald Alberto, Director Mayorga Bayas, José Israel Candel Layana, Cristóbal Andrés |
Palabras clave : | TRANSFORMACIONES DE FOURIER PLATAFORMA FPGA PLATAFORMA NIOS II |
Fecha de publicación : | 2013 |
Editorial : | ESPOL. FIEC |
Citación : | Mayorga, J.; Candel, C. (2013). Implementación de la transformada rápida de Fourier con NIOS II y presentación de la misma en monitor VGA. [Tesis de Grado] Escuela Superior Politécnica del Litoral. FIEC, Guayaquil. 163p. |
Descripción : | El diseño e implementación de circuitos digitales constituye una parte importante en el desarrollo de la tecnología y avances en los estudios de ingeniería. En la actualidad, la evolución de estos dispositivos ha llevado a que la inclusión de los mismos en diferentes artefactos de uso común sea notoria. Debido a la capacidad de procesamiento, la versatilidad que presentan, su excelente rendimiento, su bajo costo, corto tiempo de fabricación y la confiabilidad que brindan, las FPGAs se están convirtiendo en una alternativa para crear sistemas robustos utilizando menos elementos en el diseño e implementación de los circuitos digitales. |
URI : | http://www.dspace.espol.edu.ec/xmlui/handle/123456789/46129 |
Aparece en las colecciones: | Tesis de Telecomunicaciones |
Ficheros en este ítem:
Fichero | Tamaño | Formato | |
---|---|---|---|
T-94708 MAYORGA-CANDEL.pdf | 10.31 MB | Adobe PDF | Visualizar/Abrir |
Los ítems de DSpace están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.