Por favor, use este identificador para citar o enlazar este ítem: http://www.dspace.espol.edu.ec/handle/123456789/65363
Título : Diseño e implementación en Software y en Hardware de un decodificador Viterbi para el estándar IEEE802. 11a WLAN TESIS MATERIAL IMPRESO TEXTUAL
Palabras clave : Comunicaciones Inalámbricas
Decodificador Viterbi
Editorial : Ecuador ESPOL. FIEC: Electrónica
Guayaquil
Descripción : Trabajo que propone dos implementaciones del decodificador viterbi, en hardware y software. La implementación del hardware se realizó sobre un fpga por medio del lenguaje de descripción de hardware vhdl. La implementación en software uso como plataforma el procesador mips, el cual también fue implementado sobre un fpga. Además, se describe la implementación del lenguaje c de un canal inalámbrico con codificación de canal parametrizable. La función que corresponde al decodificador de viterbi dentro de este modelo, sirve como código fuente para generar las instrucciones ejecutadas en el procesador mips.
Tesis.
Trabajo que propone dos implementaciones del decodificador viterbi, en hardware y software. La implementación del hardware se realizó sobre un fpga por medio del lenguaje de descripción de hardware vhdl. La implementación en software uso como plataforma el procesador mips, el cual también fue implementado sobre un fpga. Además, se describe la implementación del lenguaje c de un canal inalámbrico con codificación de canal parametrizable. La función que corresponde al decodificador de viterbi dentro de este modelo, sirve como código fuente para generar las instrucciones ejecutadas en el procesador mips.
URI : http://www.dspace.espol.edu.ec/handle/123456789/65363
Otros identificadores : http://www.dspace.espol.edu.ec/handle/123456789/61796
Aparece en las colecciones: Colección KOHA 01

Ficheros en este ítem:
No hay ficheros asociados a este ítem.


Los ítems de DSpace están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.